УДК 621.3.011
Н.Н. Прокопенко, В.Г. Сапогин, А.В. Бугакова, А.А. Игнашин
МЕТОДЫ КОМПЕНСАЦИИ ПАРАЗИТНЫХ ЕМКОСТЕЙ НА ПОДЛОЖКУ ИНТЕГРАЛЬНЫХ ИНДУКТИВНОСТЕЙ*
Рассматриваются основные методы собственной и взаимной компенсации паразитных емкостей на подложку интегральных индуктивностей (ИИ), применяемых в СВЧ сенсорах и устройствах преобразования высокочастотных сигналов систем автоматики и телекоммуникаций. Получены аналитические выражения для частоты собственного резонанса ИИ известных и предлагаемых в настоящей статье конструкций. Исследованы новые схемы токовой компенсации паразитных емкостей на подложку, основная особенность которых - применение широкополосных усилителей тока, например, каскадов с общей базой или с общим затвором. Исследована конструкция индуктивности со специальным экранирующим слоем, который располагается под металлической пленкой ИИ. Рассмотрены варианты выполнения экранирующего слоя в виде пр о-водящего желоба и нескольких лепестков из металла. Показано, что при наличии экранирующего слоя, расположенного под металлической пленкой ИИ, возможна компенсация паразитной емкости на подложку за счет введения в конструкцию двух широкополосных инвертирующих усилителей напряжения. Исследованы цепи компенсации паразитных емкостей в ИИ на инвертирующих усилителях напряжения. Эффективность данного технического решения для индуктивности зависит от асимметрии схемы и, в частности, идентичности частотных характеристик каналов компенсации. Рассмотрен новый метод компенсации паразитных емкостей ИИ, не содержащий экранирующего слоя, размещаемого под витками металлической пленки ИИ. Это упрощает изготовление ИИ, так как при этом уменьшается число напыляемых проводящих слоев металла. Для многовитковой индуктивности, характеризующейся распределенными параметрами, предусматривается подключение цепей компенсации в нескольких точках по длине ИИ. Предлагаются две новых конструкции индуктивностей, в которых увеличены частоты их собственного резонанса за счет применения широкополосных повторителей тока и напряжения с коэффициентами передачи, близкими к единице. Определены частоты собственного резонанса ИИ предлагаемых конструкций, в т.ч. для ИИ, не содержащей экранирующего слоя. Приведен пример построения избирательного усилителя с цепью токовой компенсации паразитной емкости его интегральной индуктивности.
Интегральная индуктивность; паразитная емкость на подложку; цепь компенсации; частота собственного резонанса индуктивности.
N.N. Prokopenko, V.G. Sapogin, A.V. Bugakova, A.A. Ignashin
THE TECHNIQUES OF PARASITIC CAPACITANCES COMPENSATION ON THE SUBSTRATE OF INTEGRATED INDUCTANCES
The main techniques of the inherent compensation and cancellation of parasitic capacitances on the substrate of the integrated inductances (II), applied in microwave sensors and converters of high-frequency signals of automation and telecommunication systems, are considered. The analytic expressions for the frequency of period resonance of II of the well-known constructions and the suggested ones are obtained in this article. The basic new circuits of current compensation ofpara-sitic capacitances on the substrate are examined, the main feature of which is an application of broadband current amplifiers, e.g. stages with common base or with common gate. The construction of inductance with a special screening layer under the metal film of II is examined. The variants of
*
Статья подготовлена по проекту № 8.374.2014/К Госзадания Минобрнауки РФ на 2014-2016 гг.
screening layer implementation in the form of conductive way and some metal leaves are considered. It is shown, that the compensation of parasitic capacitance to the substrate is possible due to the entering of two broadband inverting voltage amplifiers into the construction, when the screening layer is under the metal film of II. The compensation circuits ofparasitic capacitances in II on the inverting voltage amplifiers are examined. The efficiency of this engineering solution for inductance depends on the circuit asymmetry and the identity of response lasing of compensation channels in particular. A new method of parasitic capacitances compensation of II without screening layer under the metal film of II is considered. It simplifies the production of II as the number of the spray conductive layers of metal are decreases. The connection of the compensation circuits in several points along II is provided for the multiloop inductance, which is characterized by the distributed constants. Two new constructions of inductivities, in which the frequencies of their period resonance are increased due to the application of the broadband current and voltage followers with transfer ratios close to one, are suggested. The frequencies of period resonance of II of the suggested constructions, including the frequencies for II, without screening layer, are determined. The example of the selective amplifier construction with the current compensation circuit of parasitic capacitance of its integrated inductance is given.
Integrated inductance; parasitic capacitance on the substrate; compensation circuit; frequency ofperiod resonance of inductance.
Введение. Интегральные индуктивности являются базовым элементом СВЧ-сенсоров и устройств преобразования СВЧ сигналов в системах связи и автоматики. Их качественные показатели (например, частота собственного резонанса) определяют параметры квадратурных модуляторов и демодуляторов, малошумящих усилителей, управляемых генераторов, смесителей, фазорасщепителей и т.д. В этой связи проектированию микроиндуктивностей различного назначения с улучшенными частными свойствами уделяется большое внимание ведущими микроэлектронными фирмами мира [1-24].
Диапазон рабочих частот индуктивности (L) и, в частности, частота ее собственного резонанса га 0, зависят, в основном, от численных значений паразитных емкостей на положку (Сп). В конечном итоге это отрицательно сказывается на высокочастотных параметрах аналоговых микросхем, для которых индуктивность является доминирующим или критическим элементом.
Для типовой конструкции индуктивности [1], уменьшение Сп связано с утолщением изолирующего слоя между спиралью индуктивности и общей шиной (корпусом). Однако, это не всегда осуществимо, а в ряде случаев - нецелесообразно.
Ряд ведущих микроэлектронных фирм мира [2-4] предлагает активные методы увеличения частоты собственного резонанса интегральной индуктивности, базирующиеся на принципе собственной компенсации.
Постановка задачи. Цель настоящей работы - рассмотреть особенности известных [2-4] и предлагаемых авторами статьи новых [25, 26] конструктивно-технологических методов расширения частотного диапазона интегральных индук-тивностей.
1. Планарные индуктивности с цепями активной компенсации на основе неинвертирующих повторителей напряжения. В схеме рис. 1 [3] входное напряжение U AL на выводе AL передается широкополосным повторителем напряжения ПН1 в цепь специального конструктивного элемента, выполненного в виде проводящего «желоба», в котором располагается металлическая пленка интегральной индуктивности.
С01__
Фрагмент L
Вх. о—
Желоб _d._
.ПШ
и
С02
1 1 1 С0П
■ь
Рис. 1. Интегральная индуктивность по патенту US 6.936.764 [3]
A
L
AL
В
L
В результате эффективная емкость в цепи сигнального вывода ЛЬ индуктивности уменьшается:
Сф = С0(1 - Ку1), (1)
где С0 - эквивалентная паразитная емкость, приведенная к сигнальному выводу А^ ^=0,9^0,99 - коэффициент передачи по напряжению повторителя ПН1.
Роль экрана в другой схеме рис. 2 [4] выполняет «лепесток» из алюминия или меди, на который подается напряжение сигнального входа индуктивности и^.
Рис. 2. Конструкция интегральной индуктивности с лепестковым экраном по
патенту ^ 6.833.603 [4]
При этом, в соответствии с формулой (1), эффективная емкость планарной индуктивности уменьшается.
2. Цепи компенсации паразитных емкостей в интегральных индуктивно-стях на инвертирующих усилителях напряжения. При наличии проводящего экрана, расположенного под пленкой интегральной индуктивности (Ь), возможна компенсация паразитной емкости С0=С:=С2 за счет введения в конструкцию двух широкополосных инвертирующих усилителей напряжения (УН1, УН2, рис. 3) [2].
Проводник (Cu, Л1...)
Рис. 3. Метод расширения диапазона рабочих частот интегральной индуктивности по патенту ^ 7.259.625 [2]
Эффективность данного технического решения зависит от симметрии схемы и, в частности, идентичности частотных характеристик, а также полосы пропускания инвертирующих усилителей УН1, УН2.
Комплекс напряжения, действующего между выводами каждого из конденсаторов С1=С2 в схеме рис. 3, определяется уравнением
(
с/и = с/1-с/в1 = с/1-^2с/2 = с/1
1 -к
у2
Ч.1 и,
Л
(2)
где иь U2 - модули напряжений на первом 1 и втором 2 выводах индуктивности; - коэффициент передачи по напряжению усилителя УН2.
Если модули напряжений то ток через паразитную емкость С:
1е1=]аи1С1{\-Ку2). (3)
Таким образом, эффективная емкость (Сэф.1), «нагружающая» первый вывод индуктивности, определяется формулой
с^ = С(1 - ку 2). (4)
Аналогично, эффективная емкость по второму выводу индуктивности
О*, = С2(1 - ку1). (5)
Если выбрать КУ1=0,99 и Ку2=0,99, то в связи с уменьшением Сэфл и Сэф.2 частота собственного резонанса интегральной индуктивности увеличивается.
Основной недостаток данного метода компенсации паразитных емкостей [2] -необходимость применения сверхширокополосных инвертирующих усилителей УН1, УН2. Их практическое построение - основная проблема для интегральных индуктивностей рассматриваемого класса.
3. Планарные индуктивности с токовой компенсацией. На рис. 4 представлена конструкция предлагаемой планарной индуктивности [25]. В ней, в отличие от [3], обеспечивается токовая компенсация паразитных емкостей на подложку.
Конденсатор Ср1 на рис. 4 моделирует паразитную емкость Сп=Ср1, которая образуется между металлической пленкой L и проводящим экранирующим элементом в точке его подключения ко входу неинвертирующего усилителя тока УТ. Коэффициент передачи по току УТ принимает значения Ю=0,1^0,99.
Рис. 4. Планарная индуктивность с токовой компенсацией паразитных емкостей
Определим частоту собственного резонанса Юо планарной индуктивности рис. 4, которая зависит от эффективной паразитной емкости в цепи сигнального вывода 1 и численных значений Ь.
При нулевом коэффициенте передачи тока неинвертирующего усилителя тока УТ (К1=0) эквивалентная емкость в цепи сигнального вывода 1 определяется паразитной емкостью Сп=Срь
Если К.1=0Д-Ю,99, то комплекс тока через паразитную емкость СР1 равен
Iр1 = иь]<хСр1, а для входного тока I] сигнального вывода 1 можно записать следующее уравнение
Iout =i*L+1pi ~ÜLjCüC ¡Ki,
(6)
где - комплекс тока в индуктивности Ь, зависящий от численных значений Ь и паразитной емкости СРь 1ои1 - комплекс выходного тока неинвертирующего усилителя тока УТ; Йь - комплекс напряжения на сигнальном выводе 1 индуктивности; ] - ток через паразитную емкость СР1; _ ^ь - комплекс индуктивной состав-
jwL
ляющей тока ^ , зависящий только от величины индуктивности Ь.
Таким образом, эквивалентная комплексная проводимость в цепи сигнального вывода 1
Y«=j
coCJl-KJ--7
При этом, частота собственного резонанса ю о, при которой "Уд
1
Cpl(l - Kt)L
■ = Ю
l
l - K
(7)
(8)
где
CPiL
- частота собственного резонанса классической индуктивности без
цепи компенсации.
0
l
=
0
Из формулы (8) следует, что за счет выбора величины К1 в диапазоне К1=0,1^0,99 можно обеспечить увеличение ю0 в 5-10 раз. Данный вывод подтверждается результатами компьютерного моделирования [25, 26].
В случае, если индуктивность Ь многовитковая и характеризуется распределенными параметрами (Ь1=Ь2=Ьз=Ь4_=Ьп), то в схеме рис. 5 предусматривается подключение входа неинвертирующего усилителя тока УТ в нескольких точках по длине проводящего экранирующего элемента.
Подложка
Рис. 5. Схема включения ИИ с токовой компенсацией [25]
Паразитные конденсаторы моделируют емкости Ср2, Ср№ которые образуются между металлической пленкой Ь и проводящим экранирующим элементом в точках его подключения ко входу неинвертирующего усилителя тока УТ.
Следует отметить, что во многих применениях предлагаемой индуктивности рис. 5 в практических электронных схемах не требуется введения (как отдельного функционального узла) неинвертирующего усилителя тока УТ. Это связано с тем, что необходимые усилители тока УТ достаточно часто уже присутствуют в схемах конкретных СВЧ-преобразователей сигналов (их нужно только найти). Таким примером служит избирательный усилитель рис. 6, в котором функции неинвертирую-щего усилителя тока УТ выполняет выходной каскад с общей базой в каскодном усилителе на транзисторе УТ1.
В данной схеме неинвертирующий усилитель тока УТ реализован на транзисторе УТ1, режим по постоянному току которого устанавливается источником напряжения Ес. Выходное напряжение ивых=иЬ избирательного усилителя рис. 6 снимается в коллекторной цепи УТ1.
4. Схемы компенсации паразитных емкостей интегральной индуктивности, не содержащей экранирующего слоя. Существенный недостаток рассмотренных ранее планарных индуктивностей рис. 1 - рис. 4, рис. 6 состоит в том, что они должна обязательно содержать специальный проводящий экран, размещаемый под витками металлической пленки Ь. Без экрана в данном техническом решении частота собственного резонанса (Юо) принимает небольшие значения, зависящие от паразитной емкости Сп, которая в этом случае не компенсируется.
Рис. 6. Схема усилителя на основе интегральной индуктивности рис. 5
На рис. 7 показана более перспективная конструкция интегральной индуктивности [26]. Она обеспечивает расширение диапазона рабочих частот без применения в ее конструкции проводящего экрана. В конечном итоге, это существенно упрощает изготовление Ь, т.к. при этом уменьшается число напыляемых проводящих слоев.
Металлический слой
Рис. 7. Конструкция ИИ без экранирующего слоя [26]
В схеме рис. 7 интегральная индуктивность имеет сравнительно большую сосредоточенную емкость Сь приведенную к сигнальному выводу 1.
Введение элементов ПТ1, ПНТ1, С2 схеме рис. 7 позволяют повысить собственную резонансную частоту индуктивности без введения экранирующего слоя. Здесь коэффициент передачи по току К1 неинвертирующего повторителя ПТ1 тока и коэффициент передачи по напряжению Ку неинвертирующего повторителя напряжения ПН1 близки к единице (К ~ 1, К ~ 1).
Определим частоту собственного резонанса ю0 планарной индуктивности рис. 7, которая связана с эффективной паразитной емкостью в цепи сигнального вывода 1 и численных значений L, зависящей от числа витков металлической пленки.
При нулевом коэффициенте передачи тока (Kt=0) неинвертирующего повторителя тока ПТ1 эквивалентная емкость в цепи сигнального вывода 1 индуктивности определяется приведенной паразитной емкостью Q. Если K¡=1, Ky=1, то для входного тока ij сигнального вывода 1 можно записать следующее уравнение
где IL - комплекс тока в индуктивности, зависящий от численных значений L и паразитной емкости Q; / - комплекс выходного тока неинвертирующего усилителя тока ПТ1, причем Iout = ULK Kj CúC2; ÜL - комплекс напряжения на сигнальном выводе 1 индуктивности; Iс1 - комплекс тока через паразитную емкость
С1, причем Ícl = ÚLjcoCj; /* = ^1 - комплекс индуктивной составляющей тока
jcoL
IL, зависящий только от величины индуктивности L.
После преобразований формулы (9) можно найти, что эквивалентная комплексная проводимость в цепи сигнального вывода 1
t=J
ojC/1 -К К — )—— J ' у Cj coL
(10)
При этом частота собственного резонанса со о планарной индуктивности, при которой ГГ « О
1
\C(1 - KtKy^)L
1
1 - KK^-
l y s-1 C1
(11)
где = 1 - частота собственного резонанса индуктивности без цепей ком-
0 V
пенсации.
Из формулы (11) следует, что при К1=1, Ку=1 за счет выбора отношения емкостей корректирующих конденсаторов С1 и С2 (например, С1«С2) можно обеспечить увеличение ю0 предлагаемой интегральной индуктивности в 5-10 раз.
В случае, если индуктивность многовитковая и характеризуется распределенными параметрами (рис. 8, Ь1=Ь2=Ь3=Ь4_=ЬП, С1, С2, С3, ..., Сп), то предусматривается выделение (последовательно соединенных по длине) второго «В» и ^ого «С» (N=3, 4, ...) дополнительных участков металлической пленки [26].
При этом к электрическим выводам от данных участков (рис. 8) подключаются входы соответственно ПН2 и М-го (N=3, 4, ...) неинвертирующих повторителей напряжения, а также выходы ПТ2 и М-го (N=3, 4, ...) неинвертирующих повторителей тока с низким входным и высоким выходным сопротивлениями. Причем, между выходом ПН2 и М-го (N=3, 4, ...) неинвертирующих повторителей напряжения и входами ПТ2 и N-го (N=3, 4, ...) неинвертирующих повторителей тока включаются соответствующие корректирующие конденсаторы С6 и №ый С3 (N=3, 4, ...).
о
Металлическая f
Рис. 8. Распределенное включение цепей компенсации паразитных емкостей ИИ
Таким образом, рассмотренная планарная индуктивность не требует применения проводящего экрана, который усложняет процесс ее изготовления. При этом в сравнении с индуктивностью без проводящего экрана предлагаемая конструкция L имеет более широкий частотный диапазон [25].
В конструкциях индуктивностей рис. 7-8 применяются неинвертирующие усилители тока (например, каскады с общей базой) и неинвертирующие повторители напряжения (эмиттерные повторители и т.п.), которые могут иметь достаточно широкий верхний частотный диапазон коэффициентов передачи по току (fE1) и напряжению (fEU). Так, например, при использовании транзисторов SiGe-техпроцесса (IHP, Германия) с fa=200-300 ГГц, неинвертирующий усилитель тока ПТ1 и неин-вертирующий повторитель напряжения ПН1 могут работать до частот 50^80 ГГц, обеспечивая эффективную компенсацию паразитных емкостей индуктивности при ее работе в гигагерцовом диапазоне частот.
Заключение. Впервые выполнен сравнительный анализ основных методов расширения диапазона рабочих частот интегральной индуктивности, связанных с введением в её конструкцию широкополосных неинвертирующих и инвертирующих повторителей напряжения. Исследованы две новые конструкции ИИ, базирующиеся на использовании неинвертирующих повторителей тока. Предлагаемые в статье ИИ имеют преимущества в сравнении с известными индуктивными элементами по частотному диапазону и технологичности изготовления.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Chik Patrik Yue. Planar inductor with segmented conductive plane // Патент США № 6.593.838. 2003.
2. David I. Sanderson, Walden, NY. High Q monolithic inductors for use in differential circuits // Патент США № 7.259.625. 2007.
3. Groves Robert A. Three dimensional dynamically shielded high-Q BEOL metallization // Патент США № 6.936.764. 2005.
4. Park Jae-Eun. Dynamically patterned shielded high-Q inductor // Патент США № 6.833.603. 2004.
5. Bionic D. Assembly System Cloud: Functions, Information Flow and Behavior // In 9th International Conference of DAAAM Baltic, Industrial Engineering. - 2014. - P. 103-108.
6. Yildirim D. and Li G.P. On the design of high performance spiral inductors for communication system in a package (CSIP) // 2015 IEEE 65th Electronic Components and Technology Conference (ECTC), San Diego, CA. - 2015. - P. 2175-2179. DOI: 10.1109/ECTC.2015.7159904.
7. Samanta K.K. and Robertson I.D. High Performance Compact Multilayer Circular Spiral Inductors in Advanced Photoimageable Technology // IEEE Transactions on Components, Packaging and Manufacturing Technology. - 2014. - Vol. 4, No. 12. - P. 1981-1988. DOI: 10.1109/TCPMT.2014.2363819.
8. Pacurar C., Topa V., Racasan A., Munteanu C. and Hebedean C. Spiral inductors analysis and modelling // 2014 International Conference on Optimization of Electrical and Electronic Equipment (OPTIM), Bran. - 2014. - P. 210-215. DOI: 10.1109/OPTIM.2014.6850928.
9. Shu W., Shichijo S., Henderson R. and An X. A novel model for spiral inductor based on a unified CPW circuit model // Wireless and Microwave Technology Conference (WAMICON), 2014 IEEE 15th Annual. Tampa, FL. - 2014. - P. 1-3. DOI: 10.1109/WAMICON.2014.6857795.
10. Olivo J., Carrara S. and De Micheli G. A Study of Multi-Layer Spiral Inductors for Remote Powering of Implantable Sensors // IEEE Transactions on Biomedical Circuits and Systems.
- 2013. - Vol. 7, No. 4. - P. 536-547. DOI: 10.1109/TBCAS.2012.2225620.
11. Jeong J. W. et al. Modeling of T-model equivalent circuit for spiral inductors in 90 nm CMOS technology // Proceedings of the 2015 International Conference on Microelectronic Test Structures, Tempe, AZ. - 2015. - P. 33-36. DOI: 10.1109/ICMTS.2015.7106104.
12. Watson A.C., Melendy D., Francis P., Hwang K., Weisshaar A. A comprehensive compact-modeling methodology for spiral inductors in silicon-based RFICs // IEEE Trans. Microw. Theory Tech. - 2004. - Vol. 52, No. 3. - P.8 49 -857. DOI: 10.1109/TMTT.2004.823594.
13. Manikandan R.R., Vanukuru V.N.R., Chakravorty A. and Amrutur B. A parameterized cell design for high-Q, variable width and spacing spiral inductors // 2014 IEEE International Microwave and RF Conference (IMaRC), Bangalore. - 2014. - P. 312-315. DOI: 10.1109/IMaRC.2014.7039049.
14. Kuhn W.B., Yanduru N.K. Spiral inductor substrate loss modeling in silicon RFICs // IEEE RAWCON. - 1998. - P. 305-308. http://goo.gl/G62A9E.
15. Shilimkar V.S., Gaskill S.G. and Weisshaar A. Scalable modeling of on-chip spiral inductors including metal fill parasitics // 2014 IEEE MTT-S International Microwave Symposium (IMS2014), Tampa, FL. - 2014. - P. 1-4. DOI: 10.1109/MWSYM.2014.6848648.
16. Melendy D. Modeling of on-chip spiral inductors for silicon RFICs // M.S. thesis, Dept. Elect. Comput. Eng., Oregon State Univ., Corvallis, OR. - 2002. - 124 p.
17. Watson A. Analysis and modeling of single-ended and differential spiral inductors in silicon-based RFICs // M.S. thesis, Dept. Elect. Eng. Comput. Sci., Oregon State Univ., Corvallis, OR.
- 2003. - 106 p.
18. Watson A., Francis P., Hwang K., Weisshaar A. Wide-band distributed modeling of spiral inductors in RFICs // IEEE MTT-S Int. Microwave Symp. Dig. - 2003. - P. 1011-1014. DOI: 10.1109/MWSYM.2003.1212540.
19. Crols J., KingetP., Craninckx J., SteyeartM. An analytical model of planar inductors on lowly doped silicon substrates for analog design up to 3 GHz // Symp. VLSI Circuits Dig. Tech. Papers. - 1996. - P. 28-29. DOI: 10.1109/VLSIC.1996.507703.
20. De Roest D., Ymeri H., Vandenberghe S., Stucchi M., Schreurs D., Maex K., Nauwelaers B. Some Measurement Results for Frequency-Dependent Inductance of IC Interconnects on a Lossy Silicon Substrate // IEEE Electron Device Letters. - 2002. - Vol. 23, Issue 2. - P. 103-104, DOI: 10.1109/55.981320.
21. Büyüktas K.A, Koller K., Müller K.-H., Geiselbrechtinger A. New Process for On-Chip Inductors with High Q-Factor Performance // International Journal of Microwave Science and Technology. - 2010. - Vol. 2010. - P. 1-9 DOI: 10.1155/2010/517187.
22. Sapogin V.G., Prokopenko N.N. Flux Inductance of Plane Conducting Ring with Azimuth Density of Current // ICSES 2014 International Conference on Signals and Electronic Systems, September 11-13, Poznan, POLAND. - 2014. DOI: 10.1109/ICSES.2014.6948711. WOS: 000348648600004.
23. Sapogin V.G., Prokopenko N.N. Running Inductance of Cylindrical Conductors with Axial Current Density // ICSES 2014 International Conference on Signals and Electronic Systems, September 11-13, Poznan, POLAND. - 2014. DOI: 10.1109/ICSES.2014.6948710. WOS:000348648600003.
24. Sapogin V.G., Prokopenko N.N., Sapogina L.K. Solution of Solitary Current Inductor's "Cutoff Frequency Problem" for EHF Applications // The International IEEE Conference on Microwawes, Communications, Antennas and Electronic Systems (COMCAS-2015), 2-4 november 2015, Tel Aviv, Israel. - 2015.
25. Прокопенко Н.Н., Сапогин В.Г., Иванов Ю.И., Бугакова А.В. Планарная индуктивность с расширенным частотным диапазоном // Заявка на патент РФ № 2015153702/08, 2015.
26. Прокопенко Н.Н., Сапогин В.Г., Бугакова А.В. Планарная индуктивность с расширенным частотным диапазоном // Заявка на патент РФ № 2015153374/08, 2015.
REFERENCES
1. Chik Patrik Yue. Planar inductor with segmented conductive plane. Patent USA No. 6.593.838,
2003.
2. David I. Sanderson, Walden, NY. High Q monolithic inductors for use in differential circuits. Patent USA No. 7.259.625, 2007.
3. Groves Robert A. Three dimensional dynamically shielded high-Q BEOL metallization. Patent USA No. 6.936.764, 2005.
4. Park Jae-Eun. Dynamically patterned shielded high-Q inductor. Patent USA No. 6.833.603,
2004.
5. Bionic D. Assembly System Cloud: Functions, Information Flow and Behavior, In 9th International Conference of DAAAMBaltic, Industrial Engineering, 2014, pp. 103-108.
6. Yildirim D. and Li G.P. On the design of high performance spiral inductors for communication system in a package (CSIP), 2015 IEEE 65th Electronic Components and Technology Conference (ECTC), San Diego, CA, 2015, pp. 2175-2179. DOI: 10.1109/ECTC.2015.7159904.
7. Samanta K.K. and Robertson I.D. High Performance Compact Multilayer Circular Spiral Inductors in Advanced Photoimageable Technology, IEEE Transactions on Components, Packaging and Manufacturing Technology, 2014, Vol. 4, No. 12, pp. 1981-1988. DOI: 10.1109/TCPMT.2014.2363819.
8. Pacurar C., Topa V., Racasan A., Munteanu C. and Hebedean C. Spiral inductors analysis and modeling, 2014 International Conference on Optimization of Electrical and Electronic Equipment (OPTIM), Bran., 2014, pp. 210-215. DOI: 10.1109/OPTIM.2014.6850928.
9. Shu W., Shichijo S., Henderson R. and An X. A novel model for spiral inductor based on a unified CPW circuit model, Wireless and Microwave Technology Conference (WAMICON), 2014 IEEE 15th Annual. Tampa, FL, 2014, pp. 1-3. DOI: 10.1109/WAMICON.2014.6857795.
10. Olivo J., Carrara S. and De Micheli G. A Study of Multi-Layer Spiral Inductors for Remote Powering of Implantable Sensors, IEEE Transactions on Biomedical Circuits and Systems, 2013, Vol. 7, No. 4, pp. 536-547. DOI: 10.1109/TBCAS.2012.2225620.
11. Jeong J. W. et al. Modeling of T-model equivalent circuit for spiral inductors in 90 nm CMOS technology, Proceedings of the 2015 International Conference on Microelectronic Test Structures, Tempe, AZ, 2015, pp. 33-36. DOI: 10.1109/ICMTS.2015.7106104.
12. Watson A.C., Melendy D., Francis P., Hwang K., Weisshaar A. A comprehensive compact-modeling methodology for spiral inductors in silicon-based RFICs, IEEE Trans. Microw. Theory Tech., 2004, Vol. 52, No. 3, pp. 849 -857. DOI: 10.1109/TMTT.2004.823594.
13. Manikandan R.R., Vanukuru V.N.R., Chakravorty A. and Amrutur B. A parameterized cell design for high-Q, variable width and spacing spiral inductors, 2014 IEEE International Microwave and RF Conference (IMaRC), Bangalore, 2014, pp. 312-315. DOI: 10.1109/IMaRC.2014.7039049.
14. Kuhn W.B., Yanduru N.K. Spiral inductor substrate loss modeling in silicon RFICs, IEEE RAWCON, 1998, pp. 305-308. Available at: http://goo.gl/G62A9E.
15. Shilimkar V.S., Gaskill S.G. and Weisshaar A. Scalable modeling of on-chip spiral inductors including metal fill parasitic, 2014 IEEE MTT-S International Microwave Symposium (IMS2014), Tampa, FL, 2014, pp. 1-4. DOI: 10.1109/MWSYM.2014.6848648.
16. Melendy D. Modeling of on-chip spiral inductors for silicon RFICs, M.S. thesis, Dept. Elect. Comput. Eng., Oregon State Univ., Corvallis, OR, 2002, 124 p.
17. Watson A. Analysis and modeling of single-ended and differential spiral inductors in silicon-based RFICs, M.S. thesis, Dept. Elect. Eng. Comput. Sci., Oregon State Univ., Corvallis, OR, 2003, 106 p.
18. Watson A., Francis P., Hwang K., Weisshaar A. Wide-band distributed modeling of spiral inductors in RFICs, IEEE MTT-S Int. Microwave Symp. Dig., 2003, pp. 1011-1014. DOI: 10.1109/MWSYM.2003.1212540.
19. Crols J., KingetP., Craninckx J., SteyeartM. An analytical model of planar inductors on lowly doped silicon substrates for analog design up to 3 GHz, Symp. VLSI Circuits Dig. Tech. Papers, 1996, pp. 28-29. DOI: 10.1109/VLSIC.1996.507703.
20. De Roest D., Ymeri H., Vandenberghe S., Stucchi M., Schreurs D., Maex K., Nauwelaers B. Some Measurement Results for Frequency-Dependent Inductance of IC Interconnects on a Lossy Silicon Substrate, IEEE Electron Device Letters, 2002, Vol. 23, Issue 2, pp. 103-104, DOI: 10.1109/55.981320.
21. Büyüktas K.A, Koller K., Müller K.-H., Geiselbrechtinger A. New Process for On-Chip Inductors with High Q-Factor Performance, International Journal of Microwave Science and Technology, 2010, Vol. 2010, pp. 1-9 DOI: 10.1155/2010/517187.
22. Sapogin V.G., Prokopenko N.N. Flux Inductance of Plane Conducting Ring with Azimuth Density of Current, ICSES 2014 International Conference on Signals and Electronic Systems, September 11-13, Poznan, POLAND. - 2014. DOI: 10.1109/ICSES.2014.6948711. WOS: 000348648600004.
23. Sapogin V.G., Prokopenko N.N. Running Inductance of Cylindrical Conductors with Axial Current Density, ICSES 2014 International Conference on Signals and Electronic Systems, September 11-13, Poznan, POLAND. - 2014. DOI: 10.1109/ICSES.2014.6948710. WOS:000348648600003.
24. Sapogin V.G., Prokopenko N.N., Sapogina L.K. Solution of Solitary Current Inductor's "Cutoff Frequency Problem" for EHF Applications, The International IEEE Conference on Microwawes, Communications, Antennas and Electronic Systems (C0MCAS-2015), 2-4 november 2015, Tel Aviv, Israel. - 2015.
25. Prokopenko N.N., Sapogin V.G., Ivanov Yu.I., Bugakova A.V. Planarnaya induktivnost' s rasshirennym chastotnym diapazonom [A planar inductance with extended frequency range]. Patent application RF No. 2015153702/08, 2015.
26. Prokopenko N.N., Sapogin V.G., Bugakova A.V. Planarnaya induktivnost' s rasshirennym chastotnym diapazonom [A planar inductance with extended frequency range]. Patent application RF No. 2015153374/08, 2015.
Статью рекомендовал к опубликованию д.т.н., профессор В.И. Марчук.
Прокопенко Николай Николаевич - Донской государственный технический университет; e-mail: [email protected]; 346500, г. Шахты, Шевченко, 147; тел.: +79185182266; д.т.н.; профессор.
Бугакова Анна Витальевна - e-mail: [email protected]; тел.: +79094169380; магистрант.
Игнашин Андрей Алексеевич - e-mail: [email protected]; тел.: +79061833301; студент.
Сапогин Владимир Георгиевич - Донской государственный технический университет; e-mail: [email protected]; 347928, г. Таганрог, Некрасовский 44; тел.: +79281437404; к.ф.-м.н.; профессор.
Prokopenko Nikolay Nikolayevich - Don State Technical University; e-mail: [email protected]; 147, Shevchenko street, Shakhty, 346500, Russia; phone: +79185182266; dr of eng. sc.; professor.
Bugakova Anna Vitalievna - e-mail: [email protected]; phone: +79094169380; master student.
Ignashin Andrey Alexeevich - e-mail: [email protected]; phone: +79061833301; student.
Sapogin Vladimir Georgievich - Don State Technical University; e-mail: [email protected]; 44, Neckrasovsky, Taganrog, 347928, Russia; phone: +79281437404; cand. of phys-math. sc.; professor.